دانلود مقاله ترجمه شده معماری VLSI برای افزایش تحمل خطا در NoC – مجله IEEE 2013
دانلود رایگان مقاله انگلیسی + خرید ترجمه فارسی
|
|
عنوان فارسی مقاله: |
معماری VLSI برای افزایش تحمل خطا در شبکه روی تراشه (NoC) با استفاده از توپولوژی مش چهار یدک و پیکربندی مجدد دینامیک |
عنوان انگلیسی مقاله: |
A VLSI Architecture for Enhancing the Fault Tolerance of NoC using Quad-spare Mesh Topology and Dynamic Reconfiguration |
|
مشخصات مقاله انگلیسی (PDF) | |
سال انتشار | ۲۰۱۳ |
تعداد صفحات مقاله انگلیسی | ۴ صفحه با فرمت pdf |
رشته های مرتبط با این مقاله | مهندسی فناوری اطلاعات، کامپیوتر و برق |
گرایش های مرتبط با این مقاله | شبکه های کامپیوتری، معماری سیستم های کامپیوتری و مدارهای مجتمع الکترونیک |
مجله | سمپوزیوم بین المللی درباره مدار و سیستم – International Symposium on Circuits and Systems |
دانشگاه | موسسه میکروالکترونیک و آزمایشگاه ملی علوم و فناوری اطلاعات، دانشگاه Tsinghua، چین |
شناسه شاپا یا ISSN | ISSN ۲۱۵۸-۱۵۲۵ |
رفرنس | دارد |
لینک مقاله در سایت مرجع | لینک این مقاله در سایت IEEE |
نشریه آی تریپل ای |
مشخصات و وضعیت ترجمه فارسی این مقاله (Word) | |
تعداد صفحات ترجمه تایپ شده با فرمت ورد با قابلیت ویرایش و فونت ۱۴ B Nazanin | ۱۰ صفحه |
ترجمه عناوین تصاویر | ترجمه شده است |
ترجمه متون داخل تصاویر | ترجمه نشده است |
درج تصاویر در فایل ترجمه | درج شده است |
درج فرمولها و محاسبات در فایل ترجمه به صورت عکس | درج شده است |
منابع داخل متن | به صورت عدد درج شده است |
- فهرست مطالب:
چکیده
۱- مقدمه
II. طرح شبکه چهار یدکی (QUAD-SPARE MESH)
A. توپولوژی شبکه چهار یدکی
B. پیکربندی مجدد توپولوژی
C. الگوریتم مسیریابی
III. نتایج ارزیابی و تجربی
A. تحلیل اعتبار
B. تحلیل های اعتبار تنزل زمان
C. زمان متوسط برای تحلیل شکست
D. خروجی
IV. نتیجه گیری
- بخشی از ترجمه:
IV. نتیجه گیری
در این مقاله، یک معماری VLSI که از افزونگی سطح روتر استفاده کرده که بعنوان شبکه چهار یدکی مورد اشاره قرار گرفته، برای طرح های NoC تحمل خطا پیشنهاد شده است. این طرح با این مشکل سر و کار دارد که روتر معیوب، ارتباطات میان PE های سالم را از بین میبرد. طرح پیشنهادی بطور قابل توجهی اعتبار سیستم و زمان متوسط برای شکست آنرا بهبود می بخشد. پیکربندی مجدد توپولوژی و الگوریتم مسیریابی میتواند بطور پویا انجام شود. NoC بعد از پیکربندی مجدد، دوباره با شبکه اصلی سازگار میشود که نشان می دهد این طرح برای لایههای فوقانی از جمله سیستم عاملها و برنامههای کاربردی کاربر، شفاف است. در شبکه چهار یدکی پیشنهادی ، اعتبار NoC توسط استفاده از روترهای یدکی که بطور منظم به تعداد زیادی از روترهای اصلی متصل هستند، بهبود مییابد. بنابراین، بالاسری سخت افزار با خروجی بالا، پایین نگه داشته میشود. این ایده در استفاده از افزونگی، در توپولوژی ۲Dشبکه محدود نمیشود؛ آن همچنین میتواند در NoC هایی با دیگر توپولوژی ها استفاده شود و بیشتر میتواند برای لینکهای تحمل شکست (خطا) گسترش یابد. معماری تحمل خطای پیشنهادی در نتیجه مقیاس پذیر است و بطور بالقوه در طرحهای NoC آینده مفید است.
- بخشی از مقاله انگلیسی:
IV. CONCLUSIONS
In this paper, a VLSI architecture employing router-level redundancy, referred to as a quad-spare mesh, is proposed for fault tolerant NoC designs. This design deals with the problem that a faulty router breaks the communication between healthy PEs. The proposed design significantly improves a system’s reliability and its mean time to failure. Topology reconfiguration and routing algorithm can be performed dynamically. The NoC after reconfiguration is consistent to the original network, which implies that this design is transparent to the upper layers including operating systems and user applications. In the proposed quad-spare mesh, the reliability of an NoC is improved by using spare routers, which are regularly connected to as many original routers as possible. Therefore, the hardware overhead is kept low with a high throughput. This idea on the use of redundancy is not restricted in the 2Dmesh topology; it could also be used in NoCs with other types of topologies and could further be extended to tolerate faulty links. The proposed fault tolerant architecture is therefore scalable and potentially useful in future NoC designs.
تصویری از مقاله ترجمه و تایپ شده در نرم افزار ورد |
دانلود رایگان مقاله انگلیسی + خرید ترجمه فارسی
|
|
عنوان فارسی مقاله: |
معماری VLSI برای افزایش تحمل خطا در شبکه روی تراشه (NoC) با استفاده از توپولوژی مش چهار یدک و پیکربندی مجدد دینامیک |
عنوان انگلیسی مقاله: |
A VLSI Architecture for Enhancing the Fault Tolerance of NoC using Quad-spare Mesh Topology and Dynamic Reconfiguration |
|
خرید ترجمه فارسی مقاله با فرمت ورد