گروه آموزشی ترجمه فا اقدام به ارائه ترجمه مقاله با موضوع ” تبدیل کننده آنالوگ به دیجیتال SAR 2 بیت بر سیکل و 400 MS/s ” در قالب فایل ورد نموده است که شما عزیزان میتوانید پس از دانلود رایگان مقاله انگلیسی و نیز مطالعه نمونه ترجمه و سایر مشخصات، ترجمه را خریداری نمایید.
دانلود رایگان مقاله انگلیسی + خرید ترجمه فارسی
|
|
عنوان فارسی مقاله: |
یک مبدل آنالوگ به دیجیتال SAR 2 بیت بر سیکل و 400 MS/s با DAC مقاومتی |
عنوان انگلیسی مقاله: |
An 8-b 400-MS/s 2-b-Per-Cycle SAR ADC With Resistive DAC |
|
مشخصات مقاله انگلیسی (PDF) | |
سال انتشار | 2012 |
تعداد صفحات مقاله انگلیسی | 10 صفحه با فرمت pdf |
رشته های مرتبط با این مقاله | مهندسی برق |
گرایش های مرتبط با این مقاله | مهندسی الکترونیک، مدارهای مجتمع الکترونیک و سیستمهای الکترونیک دیجیتال |
مجله | مجله مدارهای حالت جامد – JOURNAL OF SOLID-STATE CIRCUITS |
دانشگاه | دانشکده علوم و فناوری، دانشگاه ماکائو |
کلمات کلیدی | مبدل آنالوگ به دیجیتال، DAC مقاومتی، رجیستر تقریب متوالی SAR)، 2) بیت بر دوره (2 b/C) |
شناسه شاپا یا ISSN | ISSN 0018-9200 |
رفرنس | دارد |
لینک مقاله در سایت مرجع | لینک این مقاله در سایت IEEE |
نشریه | IEEE |
مشخصات و وضعیت ترجمه فارسی این مقاله (Word) | |
تعداد صفحات ترجمه تایپ شده با فرمت ورد با قابلیت ویرایش و فونت 14 B Nazanin | 20 صفحه |
ترجمه عناوین تصاویر و جداول | ترجمه شده است |
ترجمه متون داخل تصاویر | ترجمه نشده است |
ترجمه متون داخل جداول | ترجمه نشده است |
درج تصاویر در فایل ترجمه | درج شده است |
درج جداول در فایل ترجمه | درج شده است |
درج فرمولها و محاسبات در فایل ترجمه به صورت عکس | درج شده است |
- فهرست مطالب:
چکیده
1- مقدمه
2- تحلیل و معماری ADC
الف) دقت دوره SAR
ب) قدرت تشخیص ADC
3- پیاده سازی مداری
الف) مدارهای نمونه برداری با شبکه بوت-استرپ تزویج شده متقاطع
ب) DAC مرجع
ج) دیکودر دیجیتال:
د) کالیبراسیون آفست
4- ملاحظات طراحی اولیه
5- نتایج اندازه گیری
6- نتیجه گیری
- بخشی از ترجمه:
6- نتیجه گیری
این مقاله یک ADC 400 MS/x 8 بیتی مبتنی بر DAC مقاومتی 2-b/C SAR را ارائه می کند که جهت دستیابی به بازده مناسب در سرعت تبدیل بالا استفاده شده است. چندین راه حل مختلف در سطح مدار و لایه مانند مدارهای نمونه برداری درونیابی و اینورتر سری مبتنی بر دیکودر، هزینه سطح/توان را در ADC بهینه می کنند. یک شبکه بوت-استرپ تزویج شده متقاطع و کالیبراسیون افست دقت را نیز افزایش می دهد. ADC پیشنهاد شده یک راه حل ارزشمند جهت حل کردن بده بستان میان توان، سرعت و دقت تشخیص بوده و به یک FOM برابر با 73 fJ/Conversion در نرخ تبدیل 400-MS/s دست پیدا می کند. با مقایسه با SAR ADC خازنی، این ساختار ADC ممکن است بازدهی کمتری در سطح دقت بالا داشته باشد اما محدوده کاربردی SAR ADC ها را در سرعت افزایش می دهد. همچنین چنین باور داریم که این روش می تواند در تکنولوژی های آتی به خوبی مقیاس دهی شود.
- بخشی از مقاله انگلیسی:
VI. CONCLUSION
This paper presents an 8-b 400-MS/s ADC with resistive DAC-based 2-b/C SAR structure, which has been demonstrated to achieve good efficiency at high conversion speed. Several effective solutions at the circuit and layout level, like the interpolated sampling circuits and cascaded-inverter based decoder, optimize the power/area cost of the ADC. A cross-coupled bootstrapping network and offset calibration enhance the accuracy. The proposed ADC is a valuable solution to solve the stringent tradeoff among power, speed, and resolution and achieves a FOM of 73 fJ/conversion-step at a 400-MS/s conversion rate. Comparing with capacitive SAR ADC, this ADC topology my lose effectiveness at high resolution level, but it extends the application range of SAR ADCs in speed. It is also believed to be a good approach that might scale well into future technologies.
تصویری از مقاله ترجمه و تایپ شده در نرم افزار ورد |
|
دانلود رایگان مقاله انگلیسی + خرید ترجمه فارسی
|
|
عنوان فارسی مقاله: |
تبدیل کننده آنالوگ به دیجیتال SAR 2 بیت بر سیکل و 400 MS/s با DAC مقاومتی |
عنوان انگلیسی مقاله: |
An 8-b 400-MS/s 2-b-Per-Cycle SAR ADC With Resistive DAC |
|