دانلود ترجمه مقاله معماری جدید شبکه بی سیم درون تراشه ای (WNoC) (ساینس دایرکت – الزویر ۲۰۱۸) (ترجمه ویژه – طلایی ⭐️⭐️⭐️)
این مقاله انگلیسی ISI در نشریه الزویر در ۱۴ صفحه در سال ۲۰۱۸ منتشر شده و ترجمه آن ۲۸ صفحه میباشد. کیفیت ترجمه این مقاله ویژه – طلایی ⭐️⭐️⭐️ بوده و به صورت کامل ترجمه شده است.
دانلود رایگان مقاله انگلیسی + خرید ترجمه فارسی | |
عنوان فارسی مقاله: |
معماری جدید شبکه بی سیم درون تراشه ای (WNoC) همراه با مسیرهای توزیع شده برای اجرای سریع و حداقل انرژی |
عنوان انگلیسی مقاله: |
A novel Wireless Network-on-Chip architecture with distributed directories for faster execution and minimal energy |
|
مشخصات مقاله انگلیسی | |
فرمت مقاله انگلیسی | pdf و ورد تایپ شده با قابلیت ویرایش |
سال انتشار | ۲۰۱۸ |
تعداد صفحات مقاله انگلیسی | ۱۴ صفحه با فرمت pdf |
نوع مقاله | ISI |
نوع نگارش | مقاله پژوهشی (Research Article) |
نوع ارائه مقاله | ژورنال |
رشته های مرتبط با این مقاله | مهندسی کامپیوتر، فناوری اطلاعات |
گرایش های مرتبط با این مقاله | معماری کامپیوتر، شبکه های کامپیوتری، اینترنت و شبکه های گسترده |
چاپ شده در مجله (ژورنال) | کامپیوتر و مهندسی برق – Computers and Electrical Engineering |
کلمات کلیدی | مسیرهای توزیع شده، معماری مش، معماری چند هسته ای، تحلیل عملکرد، شبکه بی سیم درون تراشه ای (WNoC) |
کلمات کلیدی انگلیسی | Distributed directories – Mesh architecture – Multicore architecture – Performance analysis – Wireless Network-on-Chip |
ارائه شده از دانشگاه | دانشگاه ایالتی ویچیتا، ایالات متحده آمریکا |
نمایه (index) | scopus – master journals – JCR |
نویسندگان | Kishore K. Chidella – Abu Asaduzzaman |
شناسه شاپا یا ISSN | ۰۰۴۵-۷۹۰۶ |
شناسه دیجیتال – doi | https://doi.org/10.1016/j.compeleceng.2017.12.038 |
ایمپکت فاکتور(IF) مجله | ۴٫۷۹۲ در سال ۲۰۲۰ |
شاخص H_index مجله | ۶۴ در سال ۲۰۲۱ |
شاخص SJR مجله | ۰٫۶۳۰ در سال ۲۰۲۰ |
شاخص Q یا Quartile (چارک) | Q2 در سال ۲۰۲۰ |
بیس | نیست ☓ |
مدل مفهومی | ندارد ☓ |
پرسشنامه | ندارد ☓ |
متغیر | ندارد ☓ |
فرضیه | ندارد ☓ |
رفرنس | دارای رفرنس در داخل متن و انتهای مقاله ✓ |
کد محصول | ۱۱۶۰۲ |
لینک مقاله در سایت مرجع | لینک این مقاله در سایت Elsevier |
نشریه | الزویر – Elsevier |
مشخصات و وضعیت ترجمه فارسی این مقاله | |
فرمت ترجمه مقاله | pdf و ورد تایپ شده با قابلیت ویرایش |
وضعیت ترجمه | انجام شده و آماده دانلود |
کیفیت ترجمه | ویژه – طلایی ⭐️⭐️⭐️ |
تعداد صفحات ترجمه تایپ شده با فرمت ورد با قابلیت ویرایش | ۲۸ (۱ صفحه رفرنس انگلیسی) صفحه با فونت ۱۴ B Nazanin |
ترجمه عناوین تصاویر و جداول | ترجمه شده است ✓ |
ترجمه متون داخل تصاویر | ترجمه شده است ✓ |
ترجمه متون داخل جداول | ترجمه شده است ✓ |
ترجمه ضمیمه | ندارد ☓ |
ترجمه پاورقی | ندارد ☓ |
درج تصاویر در فایل ترجمه | درج شده است ✓ |
درج جداول در فایل ترجمه | درج شده است ✓ |
درج فرمولها و محاسبات در فایل ترجمه | به صورت عکس درج شده است ✓ |
منابع داخل متن | به صورت عدد درج شده است ✓ |
منابع انتهای متن | به صورت انگلیسی درج شده است ✓ |
فهرست مطالب |
چکیده ۱٫ مقدمه ۲٫ مطالعه پیشینه ۲-۱ توپولوژی های محبوب شبکه ۲-۲ معماری WNoC ۲-۳ شبکه WNoC همراه با دایرکتوری متمرکز ۳٫ دایرکتوری های توزیع شده پیشنهادی برای شبکه WNoC ۳-۱ تفکیک هسته ها به درون زیرشبکه ها ۳-۲ طراحی دایرکتوری های توزیع شده ۳-۳ اصول کار دایرکتوری های توزیع شده ۳-۴ ارتباط درون و بیرون از زیرشبکه با استفاده از دایرکتوری های توزیع شده ۴٫ جزئیات تجربی ۴-۱ فرض ها ۴-۲ کارهای در دست اقدام ۴-۳ تعیین مسیر بین نودهای مبدا و مقصد ۴-۴ تعداد (شمارش) هاپ ها ۴-۵ مصرف توان ۴-۶ متوسط پارامترها برحسب درصد ۵٫ نتایج و بحث ۶٫ نتیجه گیری ها منابع |
بخشی از ترجمه |
چکیده معماری های شبکه بی سیم درون تراشه ای (WNoC) به منظور بهبود عملکرد با کاهش تاخیر ارتباط هسته با هسته معرفی می شوند. شبکه های WNoC متداول پیام هایی را پخش می کنند که سبب افزایش ترافیک پهنای باند، تاخیر در ارتباط و مصرف توان می شود. مطالعات نشان می دهند که معماری ها مبتنی بر مسیردهی توان بالقوه ای در آدرس دهی همه پخشی پیام و بهبود عملکرد دارند. این کار یک معماری جدید شبکه های WNoC را همراه با مسیرهای توزیع شده (WNoC-DDs) پیشنهاد می دهد که از ارتباطات بی سیم به منظور ارتقاء اجرای سریع تر با کاهش تاخیر پشتیبانی می کند. بسته نرم افزاری VisualSim برای مدل سازی و شبیه سازی شبکه WNoC-DDs پیشنهادی، شبکه WNoC همراه با مسیر متمرکز (WNoC-CD) و یک مش دو بعدی متداول با پردازش سناریوهای مختلف ارتباطی مورد استفاده قرار می گیرد. معماری پیشنهاد به کاهش شمارش مجموع هاپ ها (بخشی از مسیر بین مبدا و مقصد) و همه پخشی ناخواسته در بین نودها در یک شبکه WNoC-DDs کمک می کند. نتایج تجربی نشان می دهد که معماری WNoC-DDs پیشنهادی سبب کاهش تاخیر ارتباط در مقایسه با معماری ها مش و WNoC-CD به ترتیب به میزان حداکثر ۲۰٫۵۴ و ۵٫۴۰ درصد می شود. به طور مشابه، معماری WNoC-DDs پیشنهادی سبب کاهش مصرف توان در مقایسه با معماری های مش و WNoC-CD به ترتیب به میزان حداکثر ۷۳٫۵۶ و ۱۹٫۹۷ درصد می شود.
۱٫ مقدمه فناوری های غالب همانند شبکه درون تراشه ای (Noc) مرسوم شده اند و می توانند محدودیت های عملکرد اتصالات متداول سیمی و سازنده را برای معماری های سیستم درون تراشه ای (SoC) حل کنند. مطالعات اخیر نشان می دهد محصولات زیادی همانند پردازنده ها، تلفن های سلولی، زیرسیستم های حفاظه و بسیاری دیگر از محصولات گنجانده شده بر روی یک تک تراشه ادغام می شوند و توسط شبکه درون تراشه ای به یکدیگر متصل می شوند [۱-۳]. طراحی سیستم های چند هسته ای سبب ساده شدن حل کارهای پیچیده با کار همزمان به صورت موازی همراه با بهبود سرعت اجرا و کاهش مصرف توان می شوند [۴,۵]. چند نخی (چند پردازشی) فرآیندی است که یک واحد پردازش مرکزی (CPU) می تواند تعداد متداولی از پردازش ها (نخ ها) را به طور همزمان اجرا کند. زمان بندی مبتنی بر حافظه متعادل شده یک روش زمان بندی پردازش است که سبب بهبود عملکرد از طریق ایجاد توازن در نیازمندی های دسترسی به حافظه می شود اما هزینه این کار عرض اتصالات داخلی و پهنای باند است [۶].
۶٫ نتیجه گیری ها عملکرد معماری های پیشرفته شبکه درون تراشه (شبکه بر روی تراشه) به تاخیر ارتباط، تعداد هاپ ها و مصرف توان وابسته است. اگر مدت زمان راه اندازی ارتباط سریع باشد، انگاه عملکرد سیستم می تواند بهتر باشد. در این مقاله ما یک معماری WNoC همراه با دایرکتوری های توزیع شده (WNoC-DD) برای بهبود عملکرد به نسبت توان معرفی می کنیم. یک دایرکتوری به تسک ها اجازه می دهد تا با ارئه مسیر تطبیقی با حداقل مسیریابی برای دسترسی به نود مقصد عملکرد سریعی داشته باشند. ابزار VisualSim Architect برای مدل سازی و شبیه سازی معماری ها با استفاده از حجم کار تحلیلی مورد استفاده قرار می گیرد. |
بخشی از مقاله انگلیسی |
Abstract Wireless Network-on-Chip (WNoC) architectures are introduced to improve performance by reducing the core-to-core communication latency. Conventional WNoCs broadcast messages that increase bandwidth-traffic, communication delay, and power consumption. Studies show that directory-based architectures have potential to address message broadcasting and improve performance. This work proposes a novel WNoC architecture with distributed directories (WNoC-DDs) that supports wireless communications to enhance faster execution by reducing latency. VisualSim software package is used to model and simulate the proposed WNoC-DDs, a WNoC with centralized directory (WNoC-CD), and a traditional 2D mesh by processing different communication scenarios. The proposed architecture helps reduce the total hop count and unwanted broadcasting among nodes in a WNoC-DDs. Experimental results show that the proposed WNoC-DDs reduces communication delay up to 20.54% and 5.40%, respectively, when compared to mesh and WNoC-CD. Similarly, the proposed WNoC-DDs reduces power consumption up to 73.56% and 19.97%, respectively, when compared to mesh and WNoC-CD.
۱٫ Introduction The dominant technology such as Network-on-Chip (NoC) is becoming trendy and can solve performance limitations of traditional wired interconnects and productive for System-on-Chip (SoC) architectures. Recent studies indicate that lot of products, such as, processors, cell phones, memory subsystems and many other embedded products are integrated on a single chip and interconnected by NoC [1–۳]. The design of multicore systems makes easy to solve complex jobs by working concurrently in parallel with improved execution speed and reduced power consumption [4,5]. Multithreading is a process in which a central processing unit (CPU) can execute several number of threads simultaneously. Memory-balanced scheduling is a thread scheduling approach that improves the performance by balancing memory access requirements but at the cost of interconnects width and bandwidth [6].
۶٫ Conclusions Performance of modern Network-on-Chip architectures depends on communication latency, hop count, and power consumption. If the communication setup-time is quick, then the system performance should be better. In this work, we introduce a WNoC architecture with distributed directories (WNoC-DDs) to improve the performance to power ratio. A directory allows the tasks to execute faster by providing adaptive minimal routing path to reach the destination node. VisualSim Architect is used to model and simulate the architectures by using synthetic workload. |
تصویری از مقاله ترجمه و تایپ شده در نرم افزار ورد |
دانلود رایگان مقاله انگلیسی + خرید ترجمه فارسی | |
عنوان فارسی مقاله: |
معماری جدید شبکه بی سیم درون تراشه ای (WNoC) همراه با مسیرهای توزیع شده برای اجرای سریع و حداقل انرژی |
عنوان انگلیسی مقاله: |
A novel Wireless Network-on-Chip architecture with distributed directories for faster execution and minimal energy |
|